Programmen mehr Arbeitsspeicher zuweisen Windows 7/8/10 | Ram erklärung
Intel plant, seinen Sechs-Kern-Xeon-Server-Prozessor nächsten Monat mit den zusätzlichen Kernen und einem größeren Cache zu starten, was dem Chip einen Leistungsvorteil gegenüber den bestehenden Quad-Core-Chips des Unternehmens verleiht.
Codename Dunnington, der Sechs-Kern-Xeon Prozessor ist für Server mit vier oder mehr Prozessoren ausgelegt. Der Chip sollte in einem 45-Nanometer-Fertigungsprozess hergestellt werden und das letzte neue Modell auf Intels Penryn-Prozessor-Design sein, bevor in einigen Monaten die ersten Nehalem-Chips des Unternehmens auf den Markt kommen.
Auf dem Intel Developer Forum in San Francisco Francisco in dieser Woche, Pat Gelsinger, Senior Vice President und General Manager von Intels Digital Enterprise Group, versprach Benutzern große Leistungsgewinne von Dunnington zu sehen.
Im Gegensatz zu Quad-Core-Chips in Personal Computern, wo nur wenige Anwendungen entwickelt werden, um die Power-of-Multi-Core-Prozessoren, häufig verwendete Server-Anwendungen sollten die Macht des Sechs-Kern-Dunnington-Chip voll ausnutzen.
"Hier kommen Dinge wie Virtualisierung und Web-Services und Cloud Computing ins Spiel, und all diese Anwendungen haben keine Das Problem ist, dass zwei, vier, sechs oder mehr Kerne beschäftigt sind ", sagte Dean McCarron, Präsident von Mercury Research, einer Analystenfirma, die den Mikroprozessormarkt verfolgt.
" In diesem Bereich werden wir wahrscheinlich Dunnington ma sehen "Der größte Einfluss", sagte er.
Der 45-Nanometer-Herstellungsprozess, mit dem Dunnington hergestellt wird, ermöglicht viele Leistungsverbesserungen gegenüber Intels aktuellen Chips, die mit dem älteren 65-Nanometer-Prozess des Unternehmens hergestellt werden. Ein besserer Prozess ermöglicht höhere Transistorzahlen, größere Caches und mehr Kerne. Letztlich werden die Kerne die Leistung mehr beeinträchtigen, aber die größeren Caches werden auch helfen ", sagte McCarron.
Dunnington packt deutlich mehr Cache als sein Vorgänger. Die neuen Chips werden 3M Bytes Level 2 Cache für jeden Prozessorkern haben Außerdem haben die Xeon 7300-Chips von 1M Byte bis 2M Byte Level 2 Cache pro Kern und keinen Level 3 Cache.
Der größere Level 2 Cache und die Addition von a Level-3-Cache - bereits ein Feature auf Quad-Core-Serverchips von Advanced Micro Device - ermöglicht die Speicherung von mehr Daten in der Nähe der Prozessorkerne, beschleunigt den Zugriff auf diese Informationen und steigert die Gesamtleistung.
"Von vier auf Sechs Kerne werden annähernd die 50-prozentige Verbesserung erreichen - lineare Skalierung - mit ein wenig Verlangsamung aufgrund von I / O-Konkurrenz ", sagte McCarron.
Der I / O-Engpass in Dunnington beruht auf der Verwendung älterer Bustechnologie. Im Gegensatz zu AMDs Chips verwenden Intels Serverchips einen externen Speichercontroller und o Ider Bus-Technologie, die die Menge der Daten begrenzt, die durchgeschoben werden können. Während der große Level-3-Cache und die 1.066 MHz-Bus-Geschwindigkeit diesen Effekt minimieren, bleibt der Engpass bestehen und wird erst mit der Freigabe von Nehalem-Serverchips für Multiprozessorsysteme im nächsten Jahr vollständig behoben sein.
Nehalem, was ebenfalls mit einem 45 gemacht wird -Nanometer-Prozesstechnologie, enthält einen On-Chip-Speichercontroller und eine neue Bustechnologie, die eine weitere Leistungssteigerung bringen soll.
Die Online-Problematik von Microsoft bei größerer Sicherheitslücke
ANALYSE: Was steckt hinter der Reorganisation des Microsoft-Geschäftsbereichs Platform and Services?
Satellitenstart führt zu größerer AT & T-Abdeckung
Ein Satellit, der am 1. Juli gestartet wird, soll Sprach- und Datendienste in den USA bereitstellen Weiterverkauf durch AT & amp; T.
Opera CEO: Größerer US-Carrier-Deal im Vormarsch
Opera bereitet ein Abkommen vor, das seinen Opera-Mini-Browser auf den Mobiltelefonen in den USA verbreiten soll